博亚app网站致力于创造充满活力的工作环境并激发员工更好实现自我价值

职位名称 职位类型 工作地点 操作

职位描述:

1. 制定验证计划,编写验证文档

2. 合理规划验证计划且在计划时间内完成验证目标

3. 按照最佳实践,完成SoC或者子系统的功能覆盖率分析

4. 参与FPGA或硬件加速器上的系统级验证

5. 参与设计文档审核,验证代码审核和覆盖率审核

 

职位要求:

1. 电子工程或计算机专业,硕士及以上学历

2. 擅长硬件描述语言和脚本语言者优先

3. 了解ARM汇编语言和C/C++语言者优先

4. 善于表达自己的意愿,具备良好的沟通能力和自我驱动能力

5. 具备良好的中英文阅读和口语能力

6. 勇于面对挑战性工作

7. 高效规划自己的工作

职位描述:

1. 制定验证计划,编写验证文档

2. 合理规划验证计划且在计划时间内完成验证目标

3. 按照最佳实践,完成SoC或者子系统的功能覆盖率分析

4. 参与FPGA或硬件加速器上的系统级验证

5. 参与设计文档审核,验证代码审核和覆盖率审核

 

职位要求:

1. 电子工程或计算机专业,硕士及以上学历

2. 擅长硬件描述语言和脚本语言者优先

3. 了解ARM汇编语言和C/C++语言者优先

4. 善于表达自己的意愿,具备良好的沟通能力和自我驱动能力

5. 具备良好的中英文阅读和口语能力

6. 勇于面对挑战性工作

7. 高效规划自己的工作

职位描述:

1. 制定验证计划,编写验证文档

2. 合理规划验证计划且在计划时间内完成验证目标

3. 按照最佳实践,完成SoC或者子系统的功能覆盖率分析

4. 参与FPGA或硬件加速器上的系统级验证

5. 参与设计文档审核,验证代码审核和覆盖率审核

 

职位要求:

1. 电子工程或计算机专业,硕士及以上学历

2. 擅长硬件描述语言和脚本语言者优先

3. 了解ARM汇编语言和C/C++语言者优先

4. 善于表达自己的意愿,具备良好的沟通能力和自我驱动能力

5. 具备良好的中英文阅读和口语能力

6. 勇于面对挑战性工作

7. 高效规划自己的工作

 

职位描述:

1. 负责ASIC前端设计实现工作(RTL -> 网表),包括:时序&功耗约束/综合设计/时序分析/形式验证/RTL语法&跨时钟域检查。 (专家方向)

2. 负责DFT相关的工作,包括:上电自测试/memory 测试/SCAN 测试/边界测试的设计以及仿真工作。

3. 负责搭建ASIC 设计实现/DFTflow,以及优化。

4. 和后端一起合作,实现时序和功耗的收敛。

 

职位要求:

1. 了解ASIC设计流程。如果了解“综合/时序分析/形式验证/跨时钟域设计”中的其中一项是加分项。

2. 如果了解“时序约束/功耗约束/DFT设计”中的其中一项是加分项。

3. 熟悉“unix/linuxPython/TCL/Perl/Makefile”中的其中一项是加分项。

4. 熟悉前端EDA设计工具是加分项。

5. 高度的自我激励和主动解决问题的意愿。

 

 

职位描述:

1. 负责ASIC前端设计实现工作(RTL -> 网表),包括:时序&功耗约束/综合设计/时序分析/形式验证/RTL语法&跨时钟域检查。 (专家方向)

2. 负责DFT相关的工作,包括:上电自测试/memory 测试/SCAN 测试/边界测试的设计以及仿真工作。

3. 负责搭建ASIC 设计实现/DFTflow,以及优化。

4. 和后端一起合作,实现时序和功耗的收敛。

 

职位要求:

1. 了解ASIC设计流程。如果了解“综合/时序分析/形式验证/跨时钟域设计”中的其中一项是加分项。

2. 如果了解“时序约束/功耗约束/DFT设计”中的其中一项是加分项。

3. 熟悉“unix/linuxPython/TCL/Perl/Makefile”中的其中一项是加分项。

4. 熟悉前端EDA设计工具是加分项。

5. 高度的自我激励和主动解决问题的意愿。

 

 

职位描述:

1. 负责ASIC前端设计实现工作(RTL -> 网表),包括:时序&功耗约束/综合设计/时序分析/形式验证/RTL语法&跨时钟域检查。 (专家方向)

2. 负责DFT相关的工作,包括:上电自测试/memory 测试/SCAN 测试/边界测试的设计以及仿真工作。

3. 负责搭建ASIC 设计实现/DFTflow,以及优化。

4. 和后端一起合作,实现时序和功耗的收敛。

 

职位要求:

1. 了解ASIC设计流程。如果了解“综合/时序分析/形式验证/跨时钟域设计”中的其中一项是加分项。

2. 如果了解“时序约束/功耗约束/DFT设计”中的其中一项是加分项。

3. 熟悉“unix/linuxPython/TCL/Perl/Makefile”中的其中一项是加分项。

4. 熟悉前端EDA设计工具是加分项。

5. 高度的自我激励和主动解决问题的意愿。

 

职位描述:

作为BE的一员,你将会使用最先进的工艺节点,设计最新的车载娱乐芯片和自动驾驶辅助芯片

你会负责后端从网表到gds的全部设计流程,包括floorplan,自动布局布线,静态时序分析,物理验证,电源完整性检查,性能功耗面积优化。

你的职责包括但不限于:

1. 搭建和优化先进工艺节点后端流程

2. 制定后端signoff标准

3. 和前端同事合作提高PPA

4. floorplan,逻辑一致性检查,底层模块切分,模块端口位置分配,时钟树搭建,电源网格设计,自动布局布线,时序收敛,功耗分析

5. 功能ECO和时序ECO

 

职位要求:

1. 电子工程或计算机专业,本科及以上学历

2. 主修过计算机,数字电路设计,模拟电路设计等课程

3. 擅长写脚本(tcl/perl/python)优先

4. 使用过后端EDA工具,有后端设计经验优先

职位描述:

作为BE的一员,你将会使用最先进的工艺节点,设计最新的车载娱乐芯片和自动驾驶辅助芯片

你会负责后端从网表到gds的全部设计流程,包括floorplan,自动布局布线,静态时序分析,物理验证,电源完整性检查,性能功耗面积优化。

你的职责包括但不限于:

1. 搭建和优化先进工艺节点后端流程

2. 制定后端signoff标准

3. 和前端同事合作提高PPA

4. floorplan,逻辑一致性检查,底层模块切分,模块端口位置分配,时钟树搭建,电源网格设计,自动布局布线,时序收敛,功耗分析

5. 功能ECO和时序ECO

 

职位要求:

1. 电子工程或计算机专业,本科及以上学历

2. 主修过计算机,数字电路设计,模拟电路设计等课程

3. 擅长写脚本(tcl/perl/python)优先

4. 使用过后端EDA工具,有后端设计经验优先

职位描述:

作为BE的一员,你将会使用最先进的工艺节点,设计最新的车载娱乐芯片和自动驾驶辅助芯片

你会负责后端从网表到gds的全部设计流程,包括floorplan,自动布局布线,静态时序分析,物理验证,电源完整性检查,性能功耗面积优化。

你的职责包括但不限于:

1. 搭建和优化先进工艺节点后端流程

2. 制定后端signoff标准

3. 和前端同事合作提高PPA

4. floorplan,逻辑一致性检查,底层模块切分,模块端口位置分配,时钟树搭建,电源网格设计,自动布局布线,时序收敛,功耗分析

5. 功能ECO和时序ECO

 

职位要求:

1. 电子工程或计算机专业,本科及以上学历

2. 主修过计算机,数字电路设计,模拟电路设计等课程

3. 擅长写脚本(tcl/perl/python)优先

4. 使用过后端EDA工具,有后端设计经验优先

职位描述: 

该职位在博亚app网站科技研发部软件部门负责汽车芯片上的软件开发工作。

该职位将负责一个或多个软件模块的开发工作:包括但不限于Bootrom开发, bare-metal软件开, bootloader软件开发, trust firmware软件开发, Hypervisor适配和开发, Linux/Android移植和使能, Linux 驱动开发, Android HALframework相关软件开发, 多媒体模块(Camera, ISP, GPU, DPU, VPU, Audio etc.)驱动开发和功能确认,IO类模块 (PCIE, USB, Ethernet, SPI etc.)驱动开发和功能确认,DSP固件开发,功能安全软件开发,信息安全方案软件开发,多核通讯软件开发,AI模块软件开发和部署,参考应用(AVM,DMS, Screen sharing等)软件开发;  SoC功能确认;SoC信号完整性测试;芯片系统级测试方案开发和部署;工具软件开发等。


职位要求:

1. 对计算机体系结构有深刻理解,熟悉arm 架构优先。

2. 较强的C语言和汇编语言编程能力。

3. 对嵌入式软件开发有强烈的兴趣,有嵌入式软件如u-boot, Linux kernel相关知识优先。

4. 有软件工程和软件代码管理相关知识。

5. 对GPUCameraVideoDisplayPCIEUSB Ethernet等模块有了解优先。

6. 对Android系统,Android HAL 和框架有了解优先。

7. 对开源软件有一定了解。

8. 良好的沟通和协调能力,良好的英语读写能力,良好的团队协作能力,良好的自驱力

9.     计算机科学,电气电子,自动化等相关专业硕士及以上学历。

职位描述: 

该职位在博亚app网站科技研发部软件部门负责汽车芯片上的软件开发工作。

该职位将负责一个或多个软件模块的开发工作:包括但不限于Bootrom开发, bare-metal软件开, bootloader软件开发, trust firmware软件开发, Hypervisor适配和开发, Linux/Android移植和使能, Linux 驱动开发, Android HALframework相关软件开发, 多媒体模块(Camera, ISP, GPU, DPU, VPU, Audio etc.)驱动开发和功能确认,IO类模块 (PCIE, USB, Ethernet, SPI etc.)驱动开发和功能确认,DSP固件开发,功能安全软件开发,信息安全方案软件开发,多核通讯软件开发,AI模块软件开发和部署,参考应用(AVM,DMS, Screen sharing等)软件开发;  SoC功能确认;SoC信号完整性测试;芯片系统级测试方案开发和部署;工具软件开发等。


职位要求:

1. 对计算机体系结构有深刻理解,熟悉arm 架构优先。

2. 较强的C语言和汇编语言编程能力。

3. 对嵌入式软件开发有强烈的兴趣,有嵌入式软件如u-boot, Linux kernel相关知识优先。

4. 有软件工程和软件代码管理相关知识。

5. 对GPUCameraVideoDisplayPCIEUSB Ethernet等模块有了解优先。

6. 对Android系统,Android HAL 和框架有了解优先。

7. 对开源软件有一定了解。

8. 良好的沟通和协调能力,良好的英语读写能力,良好的团队协作能力,良好的自驱力

9. 计算机科学,电气电子,自动化等相关专业硕士及以上学历。

职位描述: 

该职位在博亚app网站科技研发部软件部门负责汽车芯片上的软件开发工作。

该职位将负责一个或多个软件模块的开发工作:包括但不限于Bootrom开发, bare-metal软件开, bootloader软件开发, trust firmware软件开发, Hypervisor适配和开发, Linux/Android移植和使能, Linux 驱动开发, Android HALframework相关软件开发, 多媒体模块(Camera, ISP, GPU, DPU, VPU, Audio etc.)驱动开发和功能确认,IO类模块 (PCIE, USB, Ethernet, SPI etc.)驱动开发和功能确认,DSP固件开发,功能安全软件开发,信息安全方案软件开发,多核通讯软件开发,AI模块软件开发和部署,参考应用(AVM,DMS, Screen sharing等)软件开发;  SoC功能确认;SoC信号完整性测试;芯片系统级测试方案开发和部署;工具软件开发等。


职位要求:

1. 对计算机体系结构有深刻理解,熟悉arm 架构优先。

2. 较强的C语言和汇编语言编程能力。

3. 对嵌入式软件开发有强烈的兴趣,有嵌入式软件如u-boot, Linux kernel相关知识优先。

4. 有软件工程和软件代码管理相关知识。

5.  对GPUCameraVideoDisplayPCIEUSB Ethernet等模块有了解优先。

6. 对Android系统,Android HAL 和框架有了解优先。

7. 对开源软件有一定了解。

8. 良好的沟通和协调能力,良好的英语读写能力,良好的团队协作能力,良好的自驱力

9. 计算机科学,电气电子,自动化等相关专业硕士及以上学历。

职位描述:

作为IP Design团队的一员,你将会负责以下工作内容(但不限于此):

 

1. 准备模块级、IP级的验证架构文档

2. 开发各级Testbench,准备test plan

3. 跟踪各种验证任务和进度

4. 采用各种验证方法保证功能正确

5. 参与模块级或者系统级的测试,比如FPGA或者硬件仿真加速器

6. 交叉检查设计文档,验证代码,和覆盖率等任务

 

职位要求:
1.
电子、信息工程、通讯、计算机、自动化,或其他相关专业

2. 熟悉Verilog或者SystemVerilogScript语言,比如Shell, Perl, Python

3. 自我驱动,自我激励,热爱学习,愿意接受挑战

 

如有以下一项或者多项知识是加分项

1. 掌握任何一项验证技能:SystemVerilog, UVM, Assertion, Coverage等等

2. 理解或熟悉汇编语言(ARM/RISCV/MIPS),熟悉CC++语言

3. 计算机体系结构知识,比如ARM, RISCV,MIPS

4. 深度学习知识,比如流行的Framework/Network,相关的硬件加速器

5. 熟悉或者了解ARM AMBA 总线协议,包括 AXI/AHB/APB.

职位描述:

作为IP Design团队的一员,你将会负责以下工作内容(但不限于此):

 

1. 准备模块级、IP级的验证架构文档

2. 开发各级Testbench,准备test plan

3. 跟踪各种验证任务和进度

4. 采用各种验证方法保证功能正确

5. 参与模块级或者系统级的测试,比如FPGA或者硬件仿真加速器

6. 交叉检查设计文档,验证代码,和覆盖率等任务

 

职位要求:
1.
电子、信息工程、通讯、计算机、自动化,或其他相关专业

2. 熟悉Verilog或者SystemVerilogScript语言,比如Shell, Perl, Python

3. 自我驱动,自我激励,热爱学习,愿意接受挑战

 

如有以下一项或者多项知识是加分项

1. 掌握任何一项验证技能:SystemVerilog, UVM, Assertion, Coverage等等

2. 理解或熟悉汇编语言(ARM/RISCV/MIPS),熟悉CC++语言

3. 计算机体系结构知识,比如ARM, RISCV,MIPS

4. 深度学习知识,比如流行的Framework/Network,相关的硬件加速器

5. 熟悉或者了解ARM AMBA 总线协议,包括 AXI/AHB/APB.

职位描述:

作为IP Design团队的一员,你将会负责以下工作内容(但不限于此):

 

1. 准备模块级、IP级的验证架构文档

2. 开发各级Testbench,准备test plan

3. 跟踪各种验证任务和进度

4. 采用各种验证方法保证功能正确

5. 参与模块级或者系统级的测试,比如FPGA或者硬件仿真加速器

6. 交叉检查设计文档,验证代码,和覆盖率等任务

 

职位要求:
1.
电子、信息工程、通讯、计算机、自动化,或其他相关专业

2. 熟悉Verilog或者SystemVerilogScript语言,比如Shell, Perl, Python

3. 自我驱动,自我激励,热爱学习,愿意接受挑战

 

如有以下一项或者多项知识是加分项

1. 掌握任何一项验证技能:SystemVerilog, UVM, Assertion, Coverage等等

2. 理解或熟悉汇编语言(ARM/RISCV/MIPS),熟悉CC++语言

3. 计算机体系结构知识,比如ARM, RISCV,MIPS

4. 深度学习知识,比如流行的Framework/Network,相关的硬件加速器

5. 熟悉或者了解ARM AMBA 总线协议,包括 AXI/AHB/APB.

博亚app网站